Test SB+po+popx+SYS2

AArch64 SB+po+popx+SYS2
"PodWR Fre PodWRPX FreXP"
Cycle=Fre PodWRPX FreXP PodWR
Relax=FreXP
Safe=Fre PodWR
Prefetch=0:x=F,0:y=T,1:y=F,1:x=T
Com=Fr Fr
Orig=PodWR Fre PodWRPX FreXP
{
0:X1=x; 0:X3=y;
1:X1=y; 1:X2=x;
}
 P0          | P1              ;
 MOV W0,#1   | MOV W0,#1       ;
 STR W0,[X1] | STR W0,[X1]     ;
 LDR W2,[X3] | LDXR W3,[X2]    ;
             | STXR W4,W3,[X2] ;
exists
(x=1 /\ 0:X2=0 /\ 1:X4=0 /\ 1:X3=0)