Test MP+PPO528

PPC MP+PPO528
"Fre LwSyncdWW Rfe PosRR DpAddrdW PosWR DpAddrdW PosWR"
Cycle=Rfe PosRR DpAddrdW PosWR DpAddrdW PosWR Fre LwSyncdWW
Relax=
Safe=Rfe Fre PosWR PosRR LwSyncdWW DpAddrdW
Prefetch=1:x=T
Com=Rf Fr
Orig=Fre LwSyncdWW Rfe PosRR DpAddrdW PosWR DpAddrdW PosWR
{
0:r2=x; 0:r4=y;
1:r2=y; 1:r6=z; 1:r10=x;
}
 P0           | P1             ;
 li r1,2      | lwz r1,0(r2)   ;
 stw r1,0(r2) | lwz r3,0(r2)   ;
 lwsync       | xor r4,r3,r3   ;
 li r3,1      | li r5,1        ;
 stw r3,0(r4) | stwx r5,r4,r6  ;
              | lwz r7,0(r6)   ;
              | xor r8,r7,r7   ;
              | li r9,1        ;
              | stwx r9,r8,r10 ;
              | lwz r11,0(r10) ;
exists
(x=2 /\ 1:r1=1 /\ 1:r11=1)