Test MP+PPO266

PPC MP+PPO266
"Fre LwSyncdWW Rfe PosRW PosWR DpAddrdR PosRR DpAddrdR DpCtrlIsyncdR"
Cycle=Rfe PosRW PosWR DpAddrdR PosRR DpAddrdR DpCtrlIsyncdR Fre LwSyncdWW
Relax=
Safe=Rfe Fre PosWR PosRW PosRR LwSyncdWW DpAddrdR DpCtrlIsyncdR
Prefetch=1:x=T
Com=Rf Fr
Orig=Fre LwSyncdWW Rfe PosRW PosWR DpAddrdR PosRR DpAddrdR DpCtrlIsyncdR
{
0:r2=x; 0:r4=y;
1:r2=y; 1:r7=z; 1:r11=a; 1:r13=x;
}
 P0           | P1              ;
 li r1,1      | lwz r1,0(r2)    ;
 stw r1,0(r2) | li r3,2         ;
 lwsync       | stw r3,0(r2)    ;
 li r3,1      | lwz r4,0(r2)    ;
 stw r3,0(r4) | xor r5,r4,r4    ;
              | lwzx r6,r5,r7   ;
              | lwz r8,0(r7)    ;
              | xor r9,r8,r8    ;
              | lwzx r10,r9,r11 ;
              | cmpw r10,r10    ;
              | beq  LC00       ;
              | LC00:           ;
              | isync           ;
              | lwz r12,0(r13)  ;
exists
(y=2 /\ 1:r1=1 /\ 1:r12=0)